Lieu d'origine:
Shenzhen, en Chine
Nom de marque:
Dothinkey
Numéro de modèle:
Le nombre d'émissions de CO2 est déterminé par la méthode suivante:
La carte du capteur d'image A27_MAX96706
Dothinkey's A27_MAX96706 decoder board supports DVP signal output and works with Dothinkey's MU960/UC930 Image Grabber to realize the image acquisition and data burning function of in-vehicle camera module.
Quelle est la sortie du signal DVP?
DVP (Digital Video Port) est une interface de sortie de capteur traditionnelle avec mode de sortie parallèle, la largeur du bit de données de l'interface DVP peut être de 8 bits, 10 bits, 12 bits ou 16 bits, en utilisant des signaux de niveau CMOS,et la fréquence maximale est d'environ 96 MHz.La fréquence maximale est d'environ 96 MHz.
Les principaux signaux de l'interface DVP comprennent:
PCLK (Pixel Clock): Pixel clock, chaque horloge correspond à une donnée pixel.
HSYNC (Horizontal Synchronization): signal de synchronisation de ligne, utilisé pour contrôler la transmission de données de chaque ligne.
VSYNC (Vertical Synchronization): signal de synchronisation de trame, utilisé pour contrôler la transmission de données de chaque trame.
DATA: données pixel, largeur de bit exacte dépend du support ISP ou de la bande de base.
Les caractéristiques de l'interface DVP sont les suivantes:
Sortie parallèle: DVP utilise une transmission parallèle, qui est plus lente et a une bande passante inférieure.
Signals de niveau CMOS: les signaux de niveau CMOS sont utilisés à la place des signaux différentiels.
Dans la pratique, l'interface DVP est couramment utilisée pour connecter le capteur d'image et la puce de traitement d'image (ISP) pour la transmission et le traitement des données vidéo.la puce ISP fournira une entrée d'horloge externe (MCLK ou XCLK), et le PLL à l'intérieur du capteur calculera pour générer le PCLK, dont la fréquence est déterminée par la magnitude, la fréquence d'images et la résolution de l'image.
Envoyez votre demande directement